Logikprotokolltester für PCI Express TLA7SA00

Eine vollständige Lösung für die Fehlerbehebung von der physikalischen Schicht bis hin zur Protokollschicht.

Die Logikprotokolltester-Module der TLA7SA00-Serie bieten einen innovativen Ansatz hinsichtlich der PCI Express-Validierung, der von der physikalischen bis zur Transaktionsschicht alle Protokollschichten umfasst. Die umfangreiche Software bietet dank innovativer Transaktions- und Profilübersichten eine verbesserte Informationsdichte bei der Ansicht statistischer Zusammenfassungen sowie bei der Protokollanalyse. Hardware-Funktionen wie Hardware-Beschleunigung, OpenEYE, ScopePHY und FastSYNC ermöglichen einen schnellen Zugriff auf Daten und beseitigen schneller Unsicherheiten bezüglich des Prüfsystems. Dank leistungsstarker Trigger- und Filterfunktionen können Sie sich voll und ganz auf wichtige Daten konzentrieren. Ein vollständiges Tastkopfpaket für verschiedene Formate und Anwendungen.

TLA7SA08
Aufzeichnungslänge

4 GB, 160 M Symbole pro Eingang

TLA7SA16
Aufzeichnungslänge

8 GB, 160 M Symbole pro Eingang

Merkmale

Vorteile

OpenEYE-FrequenzgangkorrekturDank der OpenEYE-Technologie mit automatisch abgestimmtem Equalizer kann überall auf dem Bus abgetastet werden
ScopePHY-AbtastungDurch das direkte Weiterleiten eines beliebigen Signals an ein Oszilloskop mit hoher Bandbreite kann schnell festgestellt werden, ob der Messaufbau korrekt ausgeführt wurde und das PCI-Signal die Anforderungen des Tastkopfeingangs erfüllt
FastSYNCGarantierte Neusynchronisationszeit ist <12 FTS1 (PCIe2) oder <4 FTS2 (PCIe3) für die Leistung des Advanced Power State Management, ungeachtet des elektrischen Ruhezustands
Datenspeicherung und HW-beschleunigte SucheZugriff auf Daten und Ausführen von Suchläufen in beliebigen Bitmustern innerhalb von Sekunden, ungeachtet der Datensatzlänge
Umfassendes TriggersystemSchnelle Erstellung einer Triggerdefinition zum Triggern auf sehr schwer zu erfassende PCIe-Ereignisse auf einem Link
Innovative DatenansichtenBeispiellose Transparenz Ihrer Daten von der Protokollschicht bis zur physischen Schicht
  • Beobachtung und Analyse des Link-basierten Verhaltens von Protokollelementen (Transaktionen, Pakete, Felder, geordnete Sätze) im Transaktionsfenster
  • Überblick über Systemprobleme hinsichtlich der Flusssteuerung mit dem einzigartigen Bird’s EyE View im Transaktionsfenster
  • Aufruf detailreicher Statistiken aller PCIe-Protokollelemente in der Profilübersicht
  • Einblick in Details der physikalischen Schicht mit dem einzigartigen Listenfenster, in dem Paketdetails sowie Lane-per-Lane-Symboldekodierungen angezeigt werden
MultiBus-KorrelationVollständige Systemübersicht über mehrere Busse (DDR, PCIe, QPI usw.) sowie andere Aktivitäten auf Systemebene mithilfe schon bestehender Logikanalysatorfunktionalität
Datasheet LinkProbeDescriptionConfigure and Quote
P67SA01SD PCIE3 seriell, 1 Differenzeingang, verlöteter Tastkopf Konfiguration und Angebot
P67SA04S PCIE3 seriell, 8 Differenzeingänge, x4, Slot-Interposer-Tastkopf Konfiguration und Angebot
P67SA08 PCIE3 seriell, 8 Differenzeingänge, x4, Mid-Bus-Tastkopf Kontakt
P67SA08S PCIE3 seriell, 16 Differenzeingänge, x8, Slot-Interposer-Tastkopf Konfiguration und Angebot
P67SA16 PCIE3 seriell, 16 Differenzeingänge, x8, Mid-Bus-Tastkopf Konfiguration und Angebot
P67SA16S PCIE3 seriell, 32 Differenzeingänge, x16, Slot-Interposer-Tastkopf Konfiguration und Angebot
TitleType
The Basics of Serial Data Compliance and Validation Measurements

This primer is designed to help you understand the common aspects of serial data transmission & to explain the analog and digital measurement requirements that apply to these emerging serial technologies

Primer
Hunting PCIE Flow Control Bugs

This white paper describes in detail the use of the Bird's Eye View (BEV), a completely new visualization, to investigate flow control.

Datenblatt
PCI Express Probing Solutions with the Tektronix Protocol Analyzer

This white paper discusses how to ensure proper board design and layout for digital debug and verification using the Tektronix PCIe Protocol Analyzer.

Anwendungshinweis
Overcoming PCI-Express Physical Layer Challenges

Using the powerful triggering and multiple data views of the Tektronix Logic Protocol Analyzer to overcome physical layer challenges.

White Paper
TLA7AS00 Logic Protocol Analyzer Setup Window

Using the “Soft” Front Panel of the TLA7AS00 Logic Protocol Analyzer for Diagnosing Link Health

White Paper
TLA7SA00 One-click Calibration

Efficiently Tuning the Tektronix TLA7SA00 Logic Protocol Analyzer

White Paper
Cross-bus Analysis Reveals Interactions and Speeds Troubleshooting

Cross-bus analysis has become an indispensable troubleshooting methodology. This application note discusses how the powerful new logic analysis solution from Tektronix can speed your cross-bus troubleshooting requirements

Anwendungshinweis
PCI Express Power State Management Validation and Debug
Using the Tektronix Logic Protocol Analyzer
Measurement tools, ranging from real-time oscilloscopes to Logic Protocol Analyzers and signal sources, help engineers deal with PCI Express measurement challenges.
White Paper
In this tutorial we will examine ways to improve productivity in embedded system validation and debug. Part I focuses on what can be done in the early design cycle to improve productivity. Part II…
Downloads
Download

Laden Sie Handbücher, Datenblätter, Software und vieles mehr herunter:

Go to top